目的
實(shí)現(xiàn)高速串行數(shù)據(jù)的計(jì)算機(jī)輸入,并要求嚴(yán)格保證不丟失傳輸?shù)臄?shù)據(jù)
應(yīng)用背景
某種設(shè)備現(xiàn)需要一個(gè)統(tǒng)一的數(shù)據(jù)記錄平臺,前端設(shè)備各不相同,但都含有高速串行輸出端口,最高傳輸數(shù)據(jù)率近100Mbps。要求數(shù)據(jù)記錄平臺保證不變,可以完成對各種串行數(shù)據(jù)的接口,同時(shí)采樣數(shù)據(jù)可以實(shí)時(shí)存盤
解決方案
利用差分驅(qū)動(dòng)芯片實(shí)現(xiàn)遠(yuǎn)距傳輸;利用ALTRA公司的FPGA實(shí)現(xiàn)串行數(shù)據(jù)至并行數(shù)據(jù)的轉(zhuǎn)換,利用PCI-7300A的握手信號實(shí)現(xiàn)數(shù)字信號的實(shí)時(shí)采集及存盤
詳細(xì)介紹
數(shù)據(jù)信號的高速遠(yuǎn)程傳輸在前端設(shè)備實(shí)現(xiàn),主要采用高速差分驅(qū)動(dòng)芯片,可以實(shí)現(xiàn)數(shù)字信號在長線纜中的高速傳輸,一個(gè)比較重要的問題是阻抗匹配,因?yàn)槿绻ヅ洳缓脮?huì)造成信號失真嚴(yán)重。